chipset: | Zynq7020 |
---|---|
Origine: | China |
Fournisseurs avec des licences commerciales vérifiées
Présentation du produit : | La carte de développement LITCHI Sugar HEX est conçue pour la série Xilinx Zynq de FPGA XC7Z020. Il fournit une carte de développement simple et facile à utiliser, économique et facile à développer pour les utilisateurs de FPGA Zynq et les apprenants de FPGA Zynq. | 1.1 module principal | 1) FPGA: Zynq XC7Z020 | 2) Flash NAND : 2 Go | 3) LPDDR3: 1 GO | 4) 100M port réseau : x1 | 5) USB 2.0 : x4 | 6) logement de carte TF: x1 | 2.1 Introduction des puces principales : | 2.1.1 puce principale : XC7Z020-1CLG484 | La famille SoC Zynq®-7000 intègre la programmabilité logicielle du processeur ARM® avec la programmabilité matérielle du FPGA pour l'analyse critique et l'accélération matérielle, mais aussi les fonctions CPU, DSP, ASSP et signal mixte élevées sur un seul périphérique . | Cette carte de développement utilise des caractéristiques spécifiques à la puce : | Section PS : | Cortex-A9, double cœur 667 MHz, | L1 : 32 Ko d'espace d'instruction, 32 Ko d'espace de données par cœur, L2 : 512 Ko, 256 Ko d'espace mémoire sur puce. | Pièce PL : | Artix-7 FPGA, unité logique programmable : 85K, | LUT : 53200, RAM bloc : 4,9 Mo | 2.1.2 puce mémoire : MT41K256M16TW-107 | Capacité : 512 Mo ; 32 Mo x 16 x 8 banques. | DDR3L SDRAM (1,35 V), compatible avec les versions ascendantes 1,5 V. | Puce mémoire FLASH NAND 2.1.3 : MT29F2G08ABAEAWP | 1) norme d'interface ONFI 1.0 | 2) technologie SLC | 3) structure : | Taille de page x8 | 2112 octets (2048 + 64 octets) | Taille de bloc | 64 pages (128 Ko + 4 Ko) | Taille du plan | 2 plans x 1024 blocs par plan | Taille du périphérique | 2 Go : 2048 blocs | 2.1.4 Pont ULPI : USB3320C | L'USB3320 est un émetteur-récepteur USB 2.0 haute vitesse hautement intégré et complet basé sur l'interface ULPI de Microchip. | 2.1.5 CONCENTRATEUR USB ET 10/100 PUCE NIC : LAN9514-JZX | Concentrateur USB : | 1 PHY USB2.0 en amont, 4 PHY USB2.0 en aval | Carte réseau : | MAC et PHY intégrés avec prise en charge de 10BASE-T et 100BASE-TX | 3, utilisation de la carte de développement HAX pour le sucre lychee : | 3.1 application de routine | Méthode 1 : écrire le fichier binaire BIN sur la carte SD. Chargement à la mise sous tension ; | Méthode 2 : le projet Vivado compile le fichier .out généré et le télécharge via JTAG ; | Obtenez l'effet suivant : | Le voyant clignote en permanence. L'autre est commandé par le bouton. | Le processus est le suivant : | 1) Nouveau projet sous ISE : | 2) Instanciation | 3) lancez le SDK |
Fournisseurs avec des licences commerciales vérifiées