Personnalisation: | Disponible |
---|---|
Type: | autre |
numéro de modèle: | Sg2625 |
Frais de livraison: | Contactez le fournisseur au sujet du fret et du délai de livraison estimé. |
---|
Modes de Paiement: |
![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() |
---|---|
Paiements de soutien en USD |
Paiements sécurisés: | Chaque paiement que vous effectuez sur Made-in-China.com est protégé par la plateforme. |
---|
Politique de remboursement: | Réclamez un remboursement si votre commande n'est pas expédiée, est manquante ou arrive avec des problèmes de produit. |
---|
Fournisseurs avec des licences commerciales vérifiées
Audité par une agence d'inspection indépendante
Nom du produit
|
Contrôleur de FPGA SG2625-UM01PC-F
|
||
Tension d'alimentation
|
DC5V; <2A
|
||
La dissipation de puissance
|
<10W
|
||
Horloge du Processeur
|
Jusqu'à 866 MHz
|
||
Horloge de mémoire DDR3
|
533 MHz
|
||
La mémoire RAM
|
Jusqu'à 1 Go
|
||
Flash
|
16M octet(Q-SPI),4G Octet(eMMC)
|
||
Ethernet
|
10/100/1000M et 1 canal.
|
||
Port USB
|
L'USB 2.0 OTG, canal 1.
|
||
Ports série
|
115200 bps 1 canal.
|
||
Digital I/O
|
Banque500(bras)(6 broches peut être configuré SPI,IIC,,UART SDIO,PEUT) 1,8V
Banque501(bras)(6 broches peut être configuré SPI,IIC,,UART SDIO,PEUT) 3.3V Banque13 (FPGA)25L'axe(12 paires LVDS et de 1 single-ended I/O)peut être configuré comme LVCMOS18 ou LVCMOS25 ou LVCMOS33. Banque13 est uniquement Disponible en XC7Z020 (SG2625-UM01PC-F). Banque34 (FPGA)50L'axe(24 paires LVDS et 2 single-ended I/O)peut être configuré comme LVCMOS18 ou LVCMOS25 ou LVCMOS33 Banque35 (FPGA) 49L'axe(24 paires LVDS et de 1 single-ended I/O)peut être configuré comme LVCMOS18 ou LVCMOS25 ou LVCMOS33 |
||
Source d'horloge de la stabilité
|
±10 ppm @-40 ~ +105°C
|
||
Environnement de fonctionnement
|
0 à 50 °C / 0 à 80 % R.H.
|
||
Environnement de stockage
|
-40 à 70 °C / 0 à 80 % R.H. | ||
Dimensions | 75mm×55mm | ||
Épaisseur | 1.6Mm | ||
L'interface | Deux 120broche carte-à-les connecteurs de carte |